[صفحه اصلی ]    
بخش‌های اصلی
درباره دانشکده::
مدیریت دانشکده::
اعضای هیات علمی ::
معرفی افراد::
امور آموزش و اطلاعیه دفاعیه ها::
امور فرهنگی::
امور پژوهشی::
اخبار و رویدادهای دانشکده::
فضاهای آموزشی و تحقیقاتی ::
تسهیلات پایگاه::
تماس با ما::
::
ورود به سایت دروس
دانشجویان روزانه و پردیس
دانشجویان مرکز آموزش الکترونیکی
..
اطلاعیه ها
 اطلاعیه های آموزشی
..
فراخوان ها
فراخوان های همکاری با صنعت و سازمان ها
..
دفاعیه‌ها

دفاعیه های دکتری


دفاعیه های کارشناسی ارشد

..
جستجو در پایگاه

جستجوی پیشرفته
..
دریافت اطلاعات پایگاه
نشانی پست الکترونیک خود را برای دریافت اطلاعات و اخبار پایگاه، در کادر زیر وارد کنید.
..
:: صابر قنبرنژاد ::
 | تاریخ ارسال: 1402/7/24 | 

آقای صابر قنبرنژاد دانشجوی کارشناسی ارشد آقای دکتر حاکم بیت الهی مورخ  ۱۴۰۲/۰۷/۲۴ ساعت ۱۲:۰۰ از پروژه کارشناسی ارشد خود با عنوان "ارزیابی مسیریاب شبکه بر تراشه در فناوری‌های مختلف تراشه" دفاع خواهند نمود.

 


ارائه ­دهنده:
صابر قنبرنژاد


  استاد راهنما:
دکتر 
حاکم بیت الهی

استاد مشاور:
دکتر پژمان لطفی کامران



  هیات داوران:

دکتر امیرمهدی حسینی‌منزّه
 دکتر نظام رهبانی



زمان : ۲۴ مهر ماه ۱۴۰۲

  ساعت ۱۲:۰۰

       


چکیده پایان نامه :

سامانه‌ بر تراشه در طی سالیان اخیر کاربرد گسترده‌ای در سامانه‌های نهفته، تلفن‌های همراه و شتاب‌دهنده‌های سخت‌افزاری پیدا کرده است. با پیشرفت فناوری به‌مرور‌ زمان که افزایش پیچیدگی محاسبات در کاربردهای پیشرفته را به‌دنبال داشت، نیاز به بهبود سرعت، شدت یافت؛ در نتیجه افزایش تعداد هسته‌های پردازشی در سامانه بر تراشه در دستور کار پژوهشگران قرار گرفت. همچنین کاهش مصرف توان در سامانه‌های متصل به باتری و مساحت در سامانه‌های فشرده نظیر تلفن همراه اهمیت پیدا کرد. شبکه بر تراشه به‌عنوان یک راه‌حل مقیاس‌پذیر جایگزین روش‌های سنتی نظیر گذرگاه مشترک شد تا تأخیر، مصرف توان و مساحت را در این سامانه‌ها بهبود دهد. از طرفی پیشرفته‌تر شدن فناوری تراشه‌ها، علاوه بر کاهش ابعاد ترانزیستور، مصرف توان و تأخیر آن‌ها را نیز تحت‌تأثیر قرار داده است. پژوهش‌هایی که تاکنون برای ارزیابی شبکه بر تراشه ارائه شده‌اند، عموماً به ارزیابی الگوریتم مسیریابی، امنیت و یا کارایی مسیریاب‌های شبکه بر تراشه پرداخته‌اند و با وجود اهمیت بسیار بالای پیشرفته‌تر شدن فناوری تراشه و تأثیرات آن بر روی پارامترهای واحدهای سخت‌افزاری به‌ویژه مسیریاب‌های شبکه بر تراشه، توجه لازم به این بخش نشده است. همچنین ارزیابی بدون انجام شبیه‌سازی در برخی از پژوهش‌ها حاکی از کم‌بودن دقت است. به‌طورکلی مسیریاب‌ها که وظیفه مسیریابی و کنترل جریان داده را دارند به همراه لینک‌های ارتباطی بین این مسیریاب‌ها شبکه بر تراشه را تشکیل ‌می‌دهند. در این پژوهش باهدف افزایش توجه پژوهشگران به تأثیر پیشرفته‌تر شدن فناوری تراشه پیشنهاد ارزیابی مسیریاب‌های شبکه بر تراشه در فناوری‌های تراشه مختلف را ارائه کردیم. سپس مسیریاب‌ها را با کمک ابزار سنتز و کتابخانه‌های فناوری تراشه مختلف، پیاده‌سازی کرده و پس از بررسی مشاهده شد که اعداد حاصل از شبیه‌سازی با پیش‌بینی‌های انجام شده به‌عنوان‌ مثال در مساحت تا ۷۳ درصد متفاوت هستند. همچنین برای تکمیل بخش شبیه‌سازی به ارزیابی تأخیر لینک‌های ارتباطی بین مسیریاب‌ها پرداختیم. علاوه بر ارزیابی مسیریاب‌های شبکه بر تراشه و لینک‌های بین آن‌ها این پژوهش به ارائه ابزاری پرداخته است که به‌صورت خودکار توصیف سخت‌افزاری را به‌عنوان ورودی دریافت کرده و آن را در ۶ فناوری تراشه مختلف سنتز می‌کند. سپس این ابزار نمودارهای مربوطه را رسم و ذخیره می‌کند.
کلیدواژه‌ها: شبکه بر تراشه، مسیریاب، سنتز، فناوری تراشه


 

مکان: دانشکده مهندسی کامپیوتر، طبقه ۲  ،اتاق دفاعیه دکتری

دفعات مشاهده: 1770 بار   |   دفعات چاپ: 327 بار   |   دفعات ارسال به دیگران: 0 بار   |   0 نظر
سایر مطالب این بخش سایر مطالب این بخش نسخه قابل چاپ نسخه قابل چاپ ارسال به دوستان ارسال به دوستان
data
Persian site map - English site map - Created in 0.22 seconds with 55 queries by YEKTAWEB 4665