پژوهشکده الکترونیک- اخبار
طراحی پردازنده تقریبی منبع باز ریسک فایو - فونیکس

حذف تصاویر و رنگ‌ها  | تاریخ ارسال: 1402/7/25 | 
پروژه طراحی پردازنده phoeniX با معماری نوظهور RISC-V در تابستان سال ۱۴۰۲ با همکاری آزمایشگاه ابررایانش و شبکه و آزمایشگاه تحقیقاتی طراحی مدار، واقع در پژوهشکده الکترونیک دانشگاه علم و صنعت ایران آغاز گردید. هدف این پروژه طراحی یک پلتفرم جدید و مناسب برای انجام تحقیقات در زمینه معماری کامپیوتر و به طور بخصوص در زمینه ی محاسبات تقریبی می‌باشد.
اولین نسخه این پردازنده (version ۰.۱) توانایی اجرای دستورالعمل های معماری RV۳۲I را دارد و پایه ی اولیه برای ساخت پلتفرم کامل آن برای کاربرد تخصصی محاسبات تقریبی می‌باشد. 
نشانی مطلب در وبگاه پژوهشکده الکترونیک:
http://idea.iust.ac.ir/find-45.2956.76163.fa.html
برگشت به اصل مطلب